英特爾發(fā)布首款支持PCIe 5.0和CXL功能的Agilex 7 FPGA R-Tile

5月24日消息,英特爾可編程解決方案事業(yè)部近日宣布,符合量產(chǎn)要求的英特爾Agilex?7 R-tile正在批量交付。該設(shè)備是首款具備PCIe 5.0和CXL功能的FPGA,同時(shí)這款FPGA亦是唯一一款擁有支持上述接口所需的硬化知識產(chǎn)權(quán)(IP)的產(chǎn)品。

面對時(shí)間、預(yù)算和功耗所帶來的限制,包括數(shù)據(jù)中心、電信和金融服務(wù)在內(nèi)的各行業(yè)組織都將FPGA視為靈活、可編程的,以及高效的解決方案。使用Agilex 7 R-Tile,客戶可以將FPGA與諸如第四代英特爾至強(qiáng)可擴(kuò)展處理器等進(jìn)行無縫銜接,并通過具備最高帶寬的處理器接口來加速目標(biāo)數(shù)據(jù)中心和科學(xué)計(jì)算工作負(fù)載。Agilex 7的可配置和可擴(kuò)展架構(gòu)使客戶能夠快速部署定制化技術(shù),即根據(jù)他們的具體需求,以硬件加速規(guī)?;渴穑档涂傮w設(shè)計(jì)成本,縮短開發(fā)過程并加快執(zhí)行速度,從而實(shí)現(xiàn)最佳的數(shù)據(jù)中心性能。

Agilex 7 R-Tile FPGA具備領(lǐng)先的技術(shù)能力。相比于其他FPGA產(chǎn)品,其每個(gè)端口的PCIe 5.0帶寬速度提高了2倍,CXL帶寬提高了4倍。根據(jù)Meta和密歇根大學(xué)發(fā)布的白皮書顯示,將帶有CXL內(nèi)存的FPGA添加到基于第四代英特爾至強(qiáng)可擴(kuò)展處理器的服務(wù)器中,同時(shí)通過透明頁面放置(TPP)的高效內(nèi)存頁管理技術(shù),可將Linux性能提高18%。此外,UnifabriX在多個(gè)性能基準(zhǔn)測試中展示了其支持CXL的智能內(nèi)存節(jié)點(diǎn),而其中一項(xiàng)測試顯示,在處理科學(xué)計(jì)算工作負(fù)載時(shí)將可利用的第四代至強(qiáng)可擴(kuò)展處理器核心數(shù)量提升至兩倍,HPCG(高性能共軛梯度)基準(zhǔn)得分增加了28%。

極客網(wǎng)企業(yè)會(huì)員

免責(zé)聲明:本網(wǎng)站內(nèi)容主要來自原創(chuàng)、合作伙伴供稿和第三方自媒體作者投稿,凡在本網(wǎng)站出現(xiàn)的信息,均僅供參考。本網(wǎng)站將盡力確保所提供信息的準(zhǔn)確性及可靠性,但不保證有關(guān)資料的準(zhǔn)確性及可靠性,讀者在使用前請進(jìn)一步核實(shí),并對任何自主決定的行為負(fù)責(zé)。本網(wǎng)站對有關(guān)資料所引致的錯(cuò)誤、不確或遺漏,概不負(fù)任何法律責(zé)任。任何單位或個(gè)人認(rèn)為本網(wǎng)站中的網(wǎng)頁或鏈接內(nèi)容可能涉嫌侵犯其知識產(chǎn)權(quán)或存在不實(shí)內(nèi)容時(shí),應(yīng)及時(shí)向本網(wǎng)站提出書面權(quán)利通知或不實(shí)情況說明,并提供身份證明、權(quán)屬證明及詳細(xì)侵權(quán)或不實(shí)情況證明。本網(wǎng)站在收到上述法律文件后,將會(huì)依法盡快聯(lián)系相關(guān)文章源頭核實(shí),溝通刪除相關(guān)內(nèi)容或斷開相關(guān)鏈接。

2023-05-24
英特爾發(fā)布首款支持PCIe 5.0和CXL功能的Agilex 7 FPGA R-Tile
5月24日消息,英特爾可編程解決方案事業(yè)部近日宣布,符合量產(chǎn)要求的英特爾Agilex?7 R-tile正在批量交付。

長按掃碼 閱讀全文