2022-6-1 中國(guó),上海
上海合見工業(yè)軟件集團(tuán)有限公司(簡(jiǎn)稱“合見工軟”)近日推出多款EDA產(chǎn)品和解決方案,以更好地解決芯片開發(fā)中的功能驗(yàn)證、調(diào)試和大規(guī)模測(cè)試管理,以及先進(jìn)封裝系統(tǒng)級(jí)設(shè)計(jì)協(xié)同等不同任務(wù)的挑戰(zhàn)。
本次發(fā)布的EDA產(chǎn)品和解決方案包括:
• 新一代時(shí)序驅(qū)動(dòng)(Timing-Driven)的高性能原型驗(yàn)證系統(tǒng)UniVista Advanced Prototyping System(簡(jiǎn)稱“UV APS”)——快速自動(dòng)化實(shí)現(xiàn)4-100顆VU19P FPGA級(jí)聯(lián)規(guī)模的芯片高性能原型驗(yàn)證;
• 先進(jìn)封裝協(xié)同設(shè)計(jì)檢查工具UniVista Integrator(簡(jiǎn)稱“UVI”)的Sign-off級(jí)完整功能版;
• 高效易用的數(shù)字功能仿真調(diào)試工具UniVista Debugger(簡(jiǎn)稱“UVD”);
• 強(qiáng)大靈活的大規(guī)模功能驗(yàn)證回歸測(cè)試管理平臺(tái)UniVista Verification Productivity System(簡(jiǎn)稱“VPS”);
• 即插即用的混合原型系統(tǒng)級(jí)IP驗(yàn)證方案UniVista Hybrid IPK(簡(jiǎn)稱“HIPK”)。
UV APS全新功能升級(jí)版集成了先進(jìn)的時(shí)序驅(qū)動(dòng)全流程編譯軟件APS Compiler,自研的強(qiáng)大前端編譯處理引擎,可以快速實(shí)現(xiàn)多種類型設(shè)計(jì)的移植和啟動(dòng),降低用戶初期部署成本;APS Compiler內(nèi)嵌功能更強(qiáng)大的時(shí)序驅(qū)動(dòng)引擎,并通過大范圍TDM ratio自動(dòng)優(yōu)化求解,面對(duì)10億門以上設(shè)計(jì)亦能自動(dòng)化快速實(shí)現(xiàn)更卓越的性能。全新版的UV APS同時(shí)還提供了寄存器回讀和深度調(diào)試等多樣化調(diào)試手段。硬件系統(tǒng)支持4-100顆VU19P FPGA的級(jí)聯(lián),單套設(shè)備采用4顆FPGA,最大容量支持25套設(shè)備級(jí)聯(lián);合見工軟同時(shí)提供了面向多種行業(yè)應(yīng)用的原型驗(yàn)證子卡及快速定制服務(wù),支持PCIe Gen5、DDR5、HBM2e等高性能接口速率適配,支持虛擬原型混合驗(yàn)證等一系列適配多種典型應(yīng)用的解決方案,使用戶可以輕松應(yīng)對(duì)原型驗(yàn)證的各種復(fù)雜場(chǎng)景需求。
UVI增強(qiáng)版完善了先進(jìn)封裝設(shè)計(jì)在IC、Package、PCB設(shè)計(jì)協(xié)同的Sign-off功能,支持全面的系統(tǒng)互連一致性檢查(System-Level LVS),合見工軟在仿真生產(chǎn)設(shè)計(jì)環(huán)境所得準(zhǔn)確率、覆蓋率均達(dá)100%。該版本將檢查效率提高了96倍,從上一版檢查600,000管腳8分鐘提升至5秒鐘;同時(shí),在圖形顯示性能、效果與精度上都有大幅提升。目前UVI增強(qiáng)版已在業(yè)內(nèi)多家客戶應(yīng)用。UVI采用工業(yè)軟件的高端技術(shù),融合先進(jìn)的底層架構(gòu)及EDA行業(yè)先進(jìn)封裝產(chǎn)業(yè)鏈高效優(yōu)秀的設(shè)計(jì)實(shí)踐,為行業(yè)各領(lǐng)域客戶提供高效直觀簡(jiǎn)潔的系統(tǒng)級(jí)協(xié)同設(shè)計(jì)環(huán)境。同時(shí),UVI更多新的迭代功能也將在不久后陸續(xù)推出。
UVD通過采用前沿的技術(shù),實(shí)現(xiàn)了高性能、高容量的架構(gòu)和關(guān)鍵技術(shù)設(shè)計(jì),支持智能源代碼追蹤,可以兼容業(yè)界不同的驗(yàn)證工具和方案,同時(shí)具有簡(jiǎn)潔易用的用戶界面。其產(chǎn)品功能的設(shè)計(jì)立足于用戶的實(shí)際需求并適應(yīng)驗(yàn)證流程和方法學(xué)的發(fā)展。UVD可以在編譯源文件的基礎(chǔ)上,生成高性能、大容量的設(shè)計(jì)及驗(yàn)證環(huán)境信息數(shù)據(jù)庫(kù),其配合合見工軟驗(yàn)證工具或第三方驗(yàn)證工具可以生成統(tǒng)一的高壓縮比的波形數(shù)據(jù)庫(kù)(USDB),利用簡(jiǎn)潔易用、快速響應(yīng)的可視化界面,用戶可以高效完成調(diào)試任務(wù),加速驗(yàn)證收斂。
VPS實(shí)現(xiàn)了以覆蓋率為驅(qū)動(dòng)的自動(dòng)化數(shù)字前端驗(yàn)證流程管理和海量數(shù)據(jù)管理,它為用戶提供了從初始驗(yàn)證計(jì)劃創(chuàng)建、回歸執(zhí)行、回歸數(shù)據(jù)收集挖掘、智能錯(cuò)誤調(diào)試、項(xiàng)目追蹤到最終覆蓋率收斂的完整流程管理與支持。同時(shí)VPS具備優(yōu)秀的廣泛性和可定制性,不僅支持運(yùn)行業(yè)界的多種驗(yàn)證工具,還提供靈活的API接口,使其與CI/CD、缺陷管理等第三方工具的定制化集成成為可能。VPS采用分布式技術(shù)和高性能數(shù)據(jù)庫(kù)技術(shù),有效避免單點(diǎn)故障帶來的系統(tǒng)崩潰,支持不間斷服務(wù)的平滑增量部署機(jī)制,實(shí)現(xiàn)多用戶、多項(xiàng)目間的跨區(qū)域高性能統(tǒng)一管理。該產(chǎn)品還提供了靈活友好的用戶界面,包含命令行界面和可視化界面,使用戶可以方便直觀地進(jìn)行流程數(shù)據(jù)管理和項(xiàng)目追蹤。
HIPK作為方便易集成的軟硬件協(xié)同驗(yàn)證平臺(tái),充分利用了虛擬原型和FPGA原型驗(yàn)證系統(tǒng)的優(yōu)勢(shì),在項(xiàng)目早期就可為用戶提供一個(gè)軟件開發(fā)調(diào)試以及IP子系統(tǒng)軟硬件協(xié)同驗(yàn)證的環(huán)境,從而加速軟硬件驗(yàn)證的收斂。虛擬側(cè)處理器支持ARM/RISC-V/x86主流指令集架構(gòu),transactor支持AMBA接口,可滿足大多數(shù)軟硬件設(shè)計(jì)需求。除FPGA原有調(diào)試手段外,HIPK提供了豐富的API接口以方便用戶直接調(diào)試FPGA,同時(shí)還支持基于Eclipse CDT的軟件調(diào)試環(huán)境,提升軟件開發(fā)人員的操作體驗(yàn)。另外值得一提的是,目前FPGA原型驗(yàn)證系統(tǒng)支持合見工軟UV APS與Phine Design系列產(chǎn)品,并提供了FMC、GTY等多種擴(kuò)展接口、內(nèi)嵌和外接存儲(chǔ)方案,大大擴(kuò)展了用戶的應(yīng)用場(chǎng)景。
合見工軟首席技術(shù)官賀培鑫表示:“新一代UV APS原型驗(yàn)證產(chǎn)品增強(qiáng)了多種時(shí)序驅(qū)動(dòng)引擎在編譯流程各個(gè)環(huán)節(jié)的支持,我們的數(shù)項(xiàng)專利技術(shù)確保高效實(shí)現(xiàn)4-100顆VU19P FPGA級(jí)聯(lián)規(guī)模設(shè)計(jì)的性能優(yōu)化,UV APS同時(shí)優(yōu)化了快速設(shè)計(jì)移植功能,大幅節(jié)省了用戶的時(shí)間和精力。
“作為強(qiáng)調(diào)用戶體驗(yàn)的功能調(diào)試工具,UVD一直秉承調(diào)試工程師實(shí)際使用需求至上的設(shè)計(jì)理念,在處理復(fù)雜問題定位時(shí),為用戶提供快速易用,且極具親和力的一流調(diào)試體驗(yàn)。
“我們專注于幫助客戶提升驗(yàn)證項(xiàng)目整體執(zhí)行效率,新推出的VPS工具套件在自動(dòng)Re-run/Re-try等回歸測(cè)試效率提升方面表現(xiàn)優(yōu)異,VPS基于開放式架構(gòu)的一鍵式部署,維護(hù)簡(jiǎn)單,同時(shí)更好地支持了大型客戶跨集群、多地域部署需求。
“同期發(fā)布的增強(qiáng)版UVI先進(jìn)封裝協(xié)同設(shè)計(jì)工具,則首次真正意義上實(shí)現(xiàn)了Sign-off級(jí)一致性檢查功能。”
中興微電子有線系統(tǒng)部部長(zhǎng)賀志強(qiáng)表示:“非常高興看到合見工軟在如此短的時(shí)間內(nèi)推出這么多款高質(zhì)量的EDA產(chǎn)品,可以切實(shí)幫助芯片客戶應(yīng)對(duì)設(shè)計(jì)驗(yàn)證中的各項(xiàng)挑戰(zhàn)。VPS為中興通訊在芯片驗(yàn)證管理解決方案上提供了新的選擇,尤其針對(duì)中興這樣多項(xiàng)目、多團(tuán)隊(duì)、多地域的復(fù)雜部署需求,VPS在回歸執(zhí)行效率上的出色表現(xiàn)甚至超出目前主流EDA廠商的對(duì)應(yīng)工具。UVD圖形界面簡(jiǎn)潔易用、響應(yīng)快速、運(yùn)行穩(wěn)定,其提供的高性能波形格式和關(guān)鍵調(diào)試功能,能夠滿足我們實(shí)際項(xiàng)目中的主要驗(yàn)證調(diào)試場(chǎng)景的需求。同時(shí)UV APS基于時(shí)序驅(qū)動(dòng)自動(dòng)分割的compiler性能以及靈活強(qiáng)大的虛擬側(cè)擴(kuò)展方案令我們印象深刻,很期待UV APS后續(xù)在中興大規(guī)模芯片原型驗(yàn)證項(xiàng)目中成功落地。”
欲了解更多詳情或購(gòu)買相關(guān)產(chǎn)品,歡迎垂詢sales@univista-isg.com。
關(guān)于合見工軟
上海合見工業(yè)軟件集團(tuán)有限公司(簡(jiǎn)稱“合見工軟”)作為自主創(chuàng)新的高性能工業(yè)軟件及解決方案提供商,以EDA(電子設(shè)計(jì)自動(dòng)化,Electronic Design Automation)領(lǐng)域?yàn)槭紫韧黄品较颍铝τ趲椭雽?dǎo)體芯片企業(yè)解決在創(chuàng)新與發(fā)展過程中所面臨的嚴(yán)峻挑戰(zhàn)和關(guān)鍵問題,并成為他們值得信賴的合作伙伴。
了解更多詳情,請(qǐng)?jiān)L問www.univista-isg.com。
(免責(zé)聲明:本網(wǎng)站內(nèi)容主要來自原創(chuàng)、合作伙伴供稿和第三方自媒體作者投稿,凡在本網(wǎng)站出現(xiàn)的信息,均僅供參考。本網(wǎng)站將盡力確保所提供信息的準(zhǔn)確性及可靠性,但不保證有關(guān)資料的準(zhǔn)確性及可靠性,讀者在使用前請(qǐng)進(jìn)一步核實(shí),并對(duì)任何自主決定的行為負(fù)責(zé)。本網(wǎng)站對(duì)有關(guān)資料所引致的錯(cuò)誤、不確或遺漏,概不負(fù)任何法律責(zé)任。
任何單位或個(gè)人認(rèn)為本網(wǎng)站中的網(wǎng)頁或鏈接內(nèi)容可能涉嫌侵犯其知識(shí)產(chǎn)權(quán)或存在不實(shí)內(nèi)容時(shí),應(yīng)及時(shí)向本網(wǎng)站提出書面權(quán)利通知或不實(shí)情況說明,并提供身份證明、權(quán)屬證明及詳細(xì)侵權(quán)或不實(shí)情況證明。本網(wǎng)站在收到上述法律文件后,將會(huì)依法盡快聯(lián)系相關(guān)文章源頭核實(shí),溝通刪除相關(guān)內(nèi)容或斷開相關(guān)鏈接。 )